語系:
繁體中文
English
說明(常見問題)
圖資館首頁
登入
回首頁
切換:
標籤
|
MARC模式
|
ISBD
封裝產品於ESD/EOS破壞後之失效分析 = Failure Analy...
~
國立高雄大學電機工程學系--先進電子構裝技術產業研發碩士專班
封裝產品於ESD/EOS破壞後之失效分析 = Failure Analysis on Packaged IC with ESD/EOS Damage
紀錄類型:
書目-語言資料,印刷品 : 單行本
並列題名:
Failure Analysis on Packaged IC with ESD/EOS Damage
作者:
盧天富,
其他團體作者:
國立高雄大學
出版地:
[高雄市]
出版者:
撰者;
出版年:
2015[民104]
面頁冊數:
86面圖,表 : 30公分;
標題:
失效分析
標題:
Failure Analysis
電子資源:
http://handle.ncl.edu.tw/11296/ndltd/31147332847886955509
附註:
104年10月31日公開
附註:
參考書目:面86
摘要註:
本論文旨在研究封裝產品,於封裝廠生產過程中所造成的靜電放電(ESD)及過度電性應力(EOS)損壞,靜電放電又分為人體放電模式(HBM)、機器放電模式(MM)、元件充電模式(CDM),利用開短路測試,光學顯微鏡極掃描式電子顯微鏡(SEM)分析,逐層檢視各層結構異常的特徵,異常的區域能有效的確認與區分,以建立一個封裝廠靜電放電與過度電性應力失效分析參考資料庫,以利後續封裝廠對於靜電放電與過度電性應力的權責區分。 This thesis aims the failure analysis due to electrostatic discharge (ESD) and electrical overstress (EOS) damage on IC packaging process. The ESD damage, including human body mode, machine mode, component charging mode and EOS damage were applied to packaged IC, respectively. The open short test and optical microscope analysis were applied layer by layer in structure for characterizing the damaged region with the scanning electron microscope(SEM) analysis, the damage region can be well identified. Specified postion, damaged area and surface morphology can be extinguished with ESD and EOS damage. With these established data base, the failure behavior in IC package process can be identified well.
封裝產品於ESD/EOS破壞後之失效分析 = Failure Analysis on Packaged IC with ESD/EOS Damage
盧, 天富
封裝產品於ESD/EOS破壞後之失效分析
= Failure Analysis on Packaged IC with ESD/EOS Damage / 盧天富撰 - [高雄市] : 撰者, 2015[民104]. - 86面 ; 圖,表 ; 30公分.
104年10月31日公開參考書目:面86.
失效分析Failure Analysis
封裝產品於ESD/EOS破壞後之失效分析 = Failure Analysis on Packaged IC with ESD/EOS Damage
LDR
:02283nam0a2200289 450
001
458435
005
20170214094210.0
009
458435
010
0
$b
精裝
010
0
$b
平裝
100
$a
20170214d2015 k y0chiy50 e
101
0
$a
chi
102
$a
tw
105
$a
ak am 000yy
200
1
$a
封裝產品於ESD/EOS破壞後之失效分析
$d
Failure Analysis on Packaged IC with ESD/EOS Damage
$z
eng
$f
盧天富撰
210
$a
[高雄市]
$c
撰者
$d
2015[民104]
215
0
$a
86面
$c
圖,表
$d
30公分
300
$a
104年10月31日公開
300
$a
參考書目:面86
314
$a
指導教授:藍文厚教授
328
$a
碩士論文--國立高雄大學電機工程學系--先進電子構裝技術產業研發碩士專班
330
$a
本論文旨在研究封裝產品,於封裝廠生產過程中所造成的靜電放電(ESD)及過度電性應力(EOS)損壞,靜電放電又分為人體放電模式(HBM)、機器放電模式(MM)、元件充電模式(CDM),利用開短路測試,光學顯微鏡極掃描式電子顯微鏡(SEM)分析,逐層檢視各層結構異常的特徵,異常的區域能有效的確認與區分,以建立一個封裝廠靜電放電與過度電性應力失效分析參考資料庫,以利後續封裝廠對於靜電放電與過度電性應力的權責區分。 This thesis aims the failure analysis due to electrostatic discharge (ESD) and electrical overstress (EOS) damage on IC packaging process. The ESD damage, including human body mode, machine mode, component charging mode and EOS damage were applied to packaged IC, respectively. The open short test and optical microscope analysis were applied layer by layer in structure for characterizing the damaged region with the scanning electron microscope(SEM) analysis, the damage region can be well identified. Specified postion, damaged area and surface morphology can be extinguished with ESD and EOS damage. With these established data base, the failure behavior in IC package process can be identified well.
510
1
$a
Failure Analysis on Packaged IC with ESD/EOS Damage
$z
eng
610
0
$a
失效分析
610
1
$a
Failure Analysis
681
$a
008M/0019
$b
542201 2113
$v
2007年版
700
1
$a
盧
$b
天富
$4
撰
$3
709677
712
0 2
$a
國立高雄大學
$b
電機工程學系--先進電子構裝技術產業研發碩士專班
$3
170852
801
0
$a
tw
$b
NUK
$c
20151021
$g
CCR
856
7
$z
電子資源
$2
http
$u
http://handle.ncl.edu.tw/11296/ndltd/31147332847886955509
筆 0 讀者評論
全部
博碩士論文區(二樓)
館藏
2 筆 • 頁數 1 •
1
條碼號
館藏地
館藏流通類別
資料類型
索書號
使用類型
借閱狀態
預約狀態
備註欄
附件
310002563370
博碩士論文區(二樓)
不外借資料
學位論文
TH 008M/0019 542201 2113 2015
一般使用(Normal)
在架
0
310002563388
博碩士論文區(二樓)
不外借資料
學位論文
TH 008M/0019 542201 2113 2015 c.2
一般使用(Normal)
在架
0
2 筆 • 頁數 1 •
1
多媒體
多媒體檔案
http://handle.ncl.edu.tw/11296/ndltd/31147332847886955509
評論
新增評論
分享你的心得
Export
取書館別
處理中
...
變更密碼
登入