銅線製程對銲墊受損銲線參數研究 = Study of CUP Wafer...
國立高雄大學電機工程學系--先進電子構裝技術產業研發碩士專班

 

  • 銅線製程對銲墊受損銲線參數研究 = Study of CUP Wafer Pad Crack in Copper Wire Bond Process
  • 紀錄類型: 書目-語言資料,印刷品 : 單行本
    並列題名: Study of CUP Wafer Pad Crack in Copper Wire Bond Process
    作者: 桑希強,
    其他團體作者: 國立高雄大學
    出版地: [高雄市]
    出版者: 撰者;
    出版年: 2015[民104]
    面頁冊數: 74面圖,表 : 30公分;
    標題: 墊下線路
    標題: circuit under pad (CUP)
    電子資源: http://handle.ncl.edu.tw/11296/ndltd/99729915028700709424
    附註: 104年10月31日公開
    附註: 參考書目:面63
    摘要註: 現在電子產品為講求輕、薄、短小,需要不斷的縮小晶片的體積,所以晶圓製造商必須將原來並非佈植在銲墊下方的線路,改佈植在銲墊的下方,以達成縮小晶片體積目的,此種銲墊下線路(Circuit Under Pad,CUP)的結構,在硬度高的銅線封裝打線接合過程中,可能產生銲墊受損(Pad Crack)而造成良率損失。本論文針對CUP元件,研究銅線封裝生產所造成之銲線製程缺點,研究銅線銲線製程中的參數,及晶圓的銲墊下特徵結構差異,尋找良好的銲線參數區間,並利用JMP/DOE工程手法作驗證分析,進行相關的的可靠度驗證,改善CUP元件在銲線站之銲墊受損缺點,提升封裝良率。 For developing compact electronic products, circuit under pad (CUP) structure was developed in wafer level, in the high hardness copper (Cu) wire bonding process, this CUP structure may suffer the impact and cause yield loss.This thesis study the process window in copper wire bonding process with different characteristic CUP element. Process parameters designed by JMP/DOE methods were applied in this study. With the analysis, optimized process parameters can be achieved. The final reliability verification was applied to study the yield improvement.
館藏
  • 2 筆 • 頁數 1 •
 
310002563974 博碩士論文區(二樓) 不外借資料 學位論文 TH 008M/0019 542201 7741 2015 一般使用(Normal) 在架 0
310002563982 博碩士論文區(二樓) 不外借資料 學位論文 TH 008M/0019 542201 7741 2015 c.2 一般使用(Normal) 在架 0
  • 2 筆 • 頁數 1 •
評論
Export
取書館別
 
 
變更密碼
登入