適用於數位式助聽器之和差調變器 = A Sigma-Delta Modu...
國立高雄大學電機工程學系碩士班

 

  • 適用於數位式助聽器之和差調變器 = A Sigma-Delta Modulator for Digital Hearing Aid
  • 紀錄類型: 書目-語言資料,印刷品 : 單行本
    並列題名: A Sigma-Delta Modulator for Digital Hearing Aid
    作者: 李政緯,
    其他團體作者: 國立高雄大學
    出版地: [高雄市]
    出版者: 撰者;
    出版年: 民99[2010]
    面頁冊數: 72面圖,表 : 30公分;
    標題: 低功率
    標題: low power
    電子資源: http://handle.ncl.edu.tw/11296/ndltd/65515870718165522358
    摘要註: 近年來聽障人口不斷上升,而好的助聽器價格偏高,所以實際使用助聽器的人口並不高,如何有效減少晶片面積的使用變成降低成本上重要的依據,在數位式助聽器中,類比數位轉換器是一個很重要的區塊,類比數位轉換器必須把輸入的類比訊號轉換為數位訊號,如此才能在下級電路中做數位訊號的處理,在本論文中我們將以反相器為主體來完成一個三階和差調變器來降低功率的消耗,也有效的降低面積的使用,此和差類比轉換器以TSMC 0.18 μm 1P6M製程來實現,操作在5.12-MHz的取樣頻率與20-KHz的訊號頻寬下,可達到63dB的SNDR約10 Bit解析度,消耗功率為64 μW,核心電路的面積為0.0412mm2。 In recent years, the population of hearing-impaired is growing. Since a good hearing aid is quite expensive, there are few people that own it. In order to cut the cost, reduce the chip area is one of the most effective methods. In digital hearing aids, analog-to-digital converter is a very important block, which converts the input signal from analog one to digital one, so that the digital signals could be processed afterwards.In this paper, we use inverter as the main block to implement a 3rd Order Sigma-Delta Modulator for reducing the power consumption as well as the chip area. This Sigma-Delta analog-to-digital converter is implemented by using TSMC 0.18 μm 1P6M process. It can be operated under 5.12-MHz sampling frequency and 20-KHz signal bandwidth. A 63dB-SNDR could be obtained, and the resolution is about 10 bits. The total power consumption is 64μW and core area is 0.0412mm2.
館藏
  • 2 筆 • 頁數 1 •
 
310002032335 博碩士論文區(二樓) 不外借資料 學位論文 TH 008M/0019 542201 4012 2010 一般使用(Normal) 在架 0
310002032343 博碩士論文區(二樓) 不外借資料 學位論文 TH 008M/0019 542201 4012 2010 c.2 一般使用(Normal) 在架 0
  • 2 筆 • 頁數 1 •
評論
Export
取書館別
 
 
變更密碼
登入