晶圓級封裝產品之晶背研磨參數研究 = Study of Wafer Ba...
國立高雄大學電機工程學系--先進電子構裝技術產業研發碩士專班

 

  • 晶圓級封裝產品之晶背研磨參數研究 = Study of Wafer Backside Grinding for WLCSP Product
  • 紀錄類型: 書目-語言資料,印刷品 : 單行本
    並列題名: Study of Wafer Backside Grinding for WLCSP Product
    作者: 林宣甫,
    其他團體作者: 國立高雄大學
    出版地: [高雄市]
    出版者: 撰者;
    出版年: 2015[民104]
    面頁冊數: 75面圖,表 : 30公分;
    標題: 晶背研磨
    標題: Wafer Backside Grinding
    電子資源: http://handle.ncl.edu.tw/11296/ndltd/95897755034532545086
    附註: 104年10月31日公開
    附註: 參考書目:面61-62
    摘要註: 本研究主要配合植球後晶圓特性改變研磨砂輪轉向,並從調整粗磨的段數及進刀速度、細磨轉速、細磨厚度等方式著手,針對晶圓級封裝十二吋晶圓產品進行研磨參數的評估。研究測試過程透過晶粒強度測試,研磨電流負載值觀察,量測晶圓邊緣崩裂、晶背研磨後的粗糙度及晶粒背崩的大小來確認實驗的效果。研究結果顯示,將研磨轉向為逆時鐘方向,粗磨段數調整為四段,細磨轉速降低,及增加細磨厚度,可有效降低晶背粗糙度及晶粒背崩的缺點數量,同時也有助於避免砂輪齒崩裂及晶圓邊緣崩裂的狀況發生。 This thesis is mainly aimed to study grinding wheel rotation, rough grinding steps and feeding speed, fine grinding revolution speed, and fine grinding thickness of backside grinding parameters for wafer level chip scale package (WLCSP) 12 inch wafer, based on the properties of bumped wafer.In the experiment, tend to confirm the effectiveness via die strength test, grinding loading current observation, wafer edge crack, wafer backside roughness, and die backside chipping. The experimental result shows that when implement anti-clockwise grinding rotation, four steps rough grinding, reduce fine grinding rotation speed, and increase fine grinding thickness could effectively reduce roughness and backside chipping defect quantities, then prevent from grinding teeth crack and wafer edge crack as well.
館藏
  • 2 筆 • 頁數 1 •
 
310002563537 博碩士論文區(二樓) 不外借資料 學位論文 TH 008M/0019 542201 4435.1 2015 一般使用(Normal) 在架 0
310002563545 博碩士論文區(二樓) 不外借資料 學位論文 TH 008M/0019 542201 4435.1 2015 c.2 一般使用(Normal) 在架 0
  • 2 筆 • 頁數 1 •
評論
Export
取書館別
 
 
變更密碼
登入